設計應用
226
600W雙管正激變換器中高頻變壓器的設計方案
21IC電子網 (0)1、 引言在高頻開關變換器中磁性元件的應用非常廣泛,主要有變壓器和電感器兩大類:當變壓器用時,可起電氣隔離、升降壓及磁耦合傳遞能量等作用;當電感器用時,起到儲存能量、平波與濾波等功能。并且其性能的好壞對變換器的性能產生重要影響,特別對整個裝置的效率、體積及重量起舉足輕重的作用。因此,磁性元件的設計是高頻開關變換器設計中的重要環節。高頻開關變換器中的磁性元件設計,通常是根據鐵芯的工作狀態,合理選用鐵芯材料,正確設計計算磁性元件的鐵芯及繞組參數。但由于磁性元件所涉及的參數太多,其工作狀態不易透徹掌握,因此常規的設計方法不能**反映其實際工作情況和考慮其它因素的影響,也就很難達到所需的性能指標和滿足設計要求。針對高頻開關變換器中的磁性元件設計的重要性、必要性及其復雜性,筆者采用IntuSOFt公司的“Magnetics Designer”軟件根據磁性元件的實際工作情況進行計算設計,獲得較理想的效果。本文首先介紹了磁性元件設計中應考慮、注意的一些問題,并針對600W雙管正激變換器中的高頻變壓器給出了具體的設計方法和設計過程,*后通過仿真加以驗證。2、 磁性元件設計中應考慮的要點2.1 鐵芯瞬態
設計應用
227LTE語音三步走CSFB技術凸顯便捷性
通信世界網 (0)
由于目前VoIP業務的性能指標未能達到現有電路域語音業務的質量,而且需要全網布署IMS,因此在現有網絡基礎上,形成了三種不同的LTE語音解決方案:基于雙待機終端方案、CSFB和VoLTE。CSFB和VoLTE均為3GPP定義的LTE語音解決方案,兩個方案在3GPP規范中均有明確定義。VoLTE需要終端、無線和核心網的**支持和優化,從目前來看實現復雜度較大。CSFB是在產業界未實現VoLTE時提出的一種相對較為簡單的語音解決方案。雙待機:技術實現簡單雙待機終端可以同時待機在LTE網絡和3G/2G網絡里,而且可以同時從LTE和3G/2G網絡接收和發送信號,其語音解決方案的實質是使用傳統3G/2G網絡,與LTE無關。基于雙待機終端的語音解決方案是一個相對比較簡單的方案。終端芯片可以用兩個芯片(1個3G/2G芯片和1個LTE芯片)或一個多模芯片來實現,LTE與3G/2G模式之間沒有任何互操作,終端不需要實現異系統測量,技術實現簡單。CSFB:逐步趨于完善CSFB方案的主要思想是在用戶需要進行語音業務的時候,從LTE網絡回落到3G/2G的電路域重新接入,并按照電路域的業務流程發起或接聽語音業務
指紋識別技術的基本原理及過程
21IC電子網 (0)盡管指紋識別技術已經進入了民用領域,但是其工作原理其實還是比較復雜的。與人工處理不同,生物識別技術公司不直接存儲指紋的圖像。多年來,各生物識別技術公司及其研究機構研究了許多指紋識別算法(美國有關法律認為,指紋圖像屬于個人隱私,因此不能直接存儲指紋圖像)。但各種識別算法*終都歸結為在指紋圖像上找到并比對指紋的特征。這就是指紋識別技術的基本原理,即采集指紋圖像并進行比對指紋特征。指紋的特征從普遍意義上來講,可以定義指紋的兩類特征來進行指紋的驗證:總體特征和局部特征。總體特征是指那些用人眼直接就可以觀察到的特征。它包括:1、基本紋型常見的指紋圖案有環型、弓型、螺旋型,其他的指紋圖案都基于這三種基本圖案,只是一個粗略的分類,僅僅依靠圖案類型來分辨指紋是遠遠不夠的,但通過分類可以更加便利于在大數據庫中搜尋到指紋。2、模式區(Pattern Area)模式區是包含了紋型特征的區域,即從模式區就能夠分辨出指紋是屬于那一種類型的。3、核心點(Core Point)核心點位于指紋紋路的漸進中心,它用于讀取指紋和比對指紋時的參考點。4、三角點(Delta)三角點位于從核心點開始的**個分叉點或者斷點、或者
實用EMC設計技巧
21IC電子網 (0)目前電子器材用于各類電子設備和系統仍然以印制電路板為主要裝配方式。實踐證明,即使電路原理圖設計正確,印制電路板設計不當,也會對電子設備的可靠性產生不利影響。例如,如果印制板兩條細平行線靠得很近,則會形成信號波形的延遲,在傳輸線的終端形成反射噪聲。因此,在設計印制電路板的時候,注意采用正確的方法。A、地線設計在電子設備中,接地是控制干擾的重要方法。如能將接地和屏蔽正確結合起來使用,可解決大部分干擾問題。電子設備中地線結構大致有系統地、機殼地(屏蔽地)、數字地(邏輯地)和模擬地等。在地線設計中應注意以下幾點:1.正確選擇單點接地與多點接地在低頻電路中,信號的工作頻率小于1MHz,它的布線和器件間的電感影響較小,而接地電路形成的環流對干擾影響較大,因而應采用一點接地。當信號工作頻率大于10MHz時,地線阻抗變得很大,此時應盡量降低地線阻抗,應采用就近多點接地。當工作頻率在1~10MHz時,如果采用一點接地,其地線長度不應超過波長的1/20,否則應采用多點接地法。2.將數字電路與模擬電路分開電路板上既有高速邏輯電路,又有線性電路,應使它們盡量分開,而兩者的地線不要相混,分別與電源端地線相連。要
設計應用
228入門分享:3D三維晶體管的基礎知識
21IC電子網 (0)一、3D三維晶體管的概念3D三維晶體管,從技術上講,應該是三個門晶體管。傳統的二維門由較薄的三維硅鰭(fin)所取代,硅鰭由硅基垂直伸出。門包圍著硅鰭。硅鰭的三個面都由門包圍控制,上面的頂部包圍一個門,側面各包圍一個門,共包圍三個門。在傳統的二維晶體管中只有頂部一個門包圍控制。英特爾對此作了十分簡單的解釋:“由于控制門的數量增加,晶體管處于‘開’狀態時,通過的電流會盡可能多;處于‘關’狀態時,電流會盡快轉為零,由此導致能耗降至*低。而且晶體管在開與關兩種狀態之間迅速切換能夠顯著的提高電路性能。實際上,3D晶體管就是tri-gate 和32nm的區別。3-D Tri-Gate三維晶體管相比于32nm平面晶體管可帶來*多37%的性能提升,而且同等性能下的功耗減少一半,這意味著它們更加適合用于小型掌上設備。3-D Tri-Gate晶體管能夠支持技術發展速度,它能讓摩爾定律延續數年。該技術能促進處理器性能大幅提升,并且可以更節能,新技術將用在未來22納米設備中,包括小的手機到大的云計算服務器都可以使用。二、3D三維晶體管的特點3-D Tri-Gate使用一個薄得不可思議的三維硅鰭片取代了傳統二
電路設計中二極管選用準則
21IC電子網 (0)二極管又稱晶體二極管,簡稱二極管(diode),另外,還有早期的真空電子二極管;它是一種具有單向傳導電流的電子器件。在半導體二極管內部有一個PN結兩個引線端子,這種電子器件按照外加電壓的方向,具備單向電流的轉導性。一般來講,晶體二極管是一個由p型半導體和n型半導體燒結形成的p-n結界面。在其界面的兩側形成空間電荷層,構成自建電場。當外加電壓等于零時,由于p-n 結兩邊載流子的濃度差引起擴散電流和由自建電場引起的漂移電流相等而處于電平衡狀態,這也是常態下的二極管特性。1.根據電路功能的選用高頻檢波電路應選用鍺檢波二極管,它的特點是工件頻率高,正向壓降小和結電容小,2AP11~17用于40M以下,2AP9~10用于100M以下,2AP1~8用于150M以下,2AP30用于400M以下。2.根據整機體積整機向小型化,薄型化和輕型化方向發展,要求配套二極管微型化和片狀化。DO-35型開關二極管和頻段開關二極管的玻殼長度為3.8mm,DO-34頻段開關二極管的玻殼長度為2.2mm,SOD-23型塑封變容二極管長度為4mm。3.根據整機性價比對二極管進行合理選用根據整機性價比和配套二極管在整機中的
設計應用
229淺談智能電網的**設計
21IC電子網 (0)對智能電網來說,因為電網基礎設施受到攻擊的幾率越來越高,各個國家穩定的電力供應都處在受到惡意攻擊危險之中,從而使得**問題的重要性日益增加。對此,IT**性尤為重要;很多方案支持端到端的通信數據加密,如:數據集中器、監控器和數據采集器系統(SCADA)。對IT加密措施的關注是毋庸置疑的,因為需要確保“空中”傳輸數據的**性。但是,即使采用強大的端到端加密也無法保護整個智能電網的**:因為嵌入式設備本身易受攻擊。加密等于**?雖然加密工具對于隱私保護和傳輸數據、命令的認證非常有效,但必須注意到這僅是解決方案的一部分。加密的作用在于防止被保護數據在傳輸或存儲過程中被解密或偽造。有些人認為復雜的RF或電力載波通信依賴調頻即可完全保證數據的**性,其實此類保護很容易被攻破。假設攻擊者可以任意控制遠程電表拉合閘繼電器,那么電力公司將需要投入大量資源忙于處理故障。電力公司不但因此遭受經濟損失,而且會帶來很**煩,對于那些必須使用空調的場所造成生存威脅。那么,如何避免此類事故的發生呢?如果通信雙方都通過密鑰對通信線路上的數據進行加密、解密、簽名或驗證,從嵌入式傳感器到控制系統的數據加密非常關鍵,用于
淺談PCB設計中的阻抗匹配與0歐電阻
21IC電子網 (0)1、阻抗匹配阻抗匹配是指信號源或者傳輸線跟負載之間的一種合適的搭配方式。根據接入方式阻抗匹配有串行和并行兩種方式;根據信號源頻率阻抗匹配可分為低頻和高頻兩種。(1)高頻信號一般使用串行阻抗匹配。串行電阻的阻值為20~75Ω,阻值大小與信號頻率成正比,與PCB走線寬度成反比。在嵌入式系統中,一般頻率大于20M的信號且PCB走線長度大于5cm時都要加串行匹配電阻,例如系統中的時鐘信號、數據和地址總線信號等。串行匹配電阻的作用有兩個:◆減少高頻噪聲以及邊沿過沖。如果一個信號的邊沿非常陡峭,則含有大量的高頻成分,將會輻射干擾,另外,也容易產生過沖。串聯電阻與信號線的分布電容以及負載輸入電容等形成一個RC電路,這樣就會降低信號邊沿的陡峭程度。◆減少高頻反射以及自激振蕩。當信號的頻率很高時,則信號的波長就很短,當波長短得跟傳輸線長度可以比擬時,反射信號疊加在原信號上將會改變原信號的形狀。如果傳輸線的特征阻抗跟負載阻抗不相等(即不匹配)時,在負載端就會產生反射,造成自激振蕩。PCB板內走線的低頻信號直接連通即可,一般不需要加串行匹配電阻。(2)并行阻抗匹配又叫“終端阻抗匹配”,一般用在輸入/輸出接口
超導磁儲能的發展歷史及現狀
21IC電子網 (0)摘要:我國經濟高速發展使得我國的電力系統已經成為世界上*龐大*復雜的系統之一。電力**已經成為國家**的一個重要方面。同時,信息化、精密制造以及生產生活對電力的依賴程度已經對電力供給的可靠性和供電品質提出了更高的要求。石油、煤炭等能源資源將無法滿足未來電力的供給需要,開發新能源、可再生能源已成為一項保證國家可持續發展的戰略性國策。21世紀電力工業所面臨的主要問題有:應用分散電力系統,提高設備利用率,遠距離大容量輸電,各大電網間聯網,高質量供電,改善負荷特性等。針對這些問題,與現有的采用常規導體技術的解決方案相對應,都有一種甚至多鐘超導電力裝置能為問題的解決提供新的技術手段。由于超導體的電阻為零,因此其載流密度很高,因此可以使超導電力裝置普遍具有體積小、重量輕等特點,制成常規技術難以達到的大容量電力裝置,還可以制成運行于強磁場的裝置,實現高密度高效率儲能。作為一種具備快速功率響應能力的電能存儲技術,超導磁儲能系統 (SuperconductingMagneticEnergyStorage,SMES)可以在提高電力**、改善供電品質、增強新能源發電的可控性中發揮重要作用。超導儲能系統的構成
幾種保護LED電路的小竅門
21IC電子網 (0)一、LED電路的基本概念LED(Light-Emitting-Diode中文意思為發光二極管)是一種能夠將電能轉化為可見光的半導體,它改變了白熾燈鎢絲發光與節能燈三基色粉發光的原理,而采用電場發光。據分析,LED的特點非常明顯,壽命長、光效高、無輻射與低功耗。LED的光譜幾乎全部集中于可見光頻段,其發光效率可達80~90%.將LED與普通白熾燈、螺旋節能燈及T5三基色熒光燈進行對比,結果顯示:普通白熾燈的光效為12lm/W,壽命小于2000小時,螺旋節能燈的光效為60lm/W,壽命小于8000小時,T5熒光燈則為96lm/W,壽命大約為10000小時,而直徑為5毫米的白光LED為20~28lm/W,壽命可大于100000小時。有人還預測,未來的LED壽命上限將無窮大。大功率,指發光工率大,一般指0.5W,1W 3W 5W或更高的。光強與流明是比小功率大,但同樣散熱也很大,現在大功率都是單顆應用,加很大的散熱片。小功率一般是0.06W左右的。插件和食人魚等。現在LED手電一般是用小功率用的,光散不散,取決于LED的發光角度,有大角度小角度之分,小角度不散,大角度才散。而有些LED在使用中
基于P89V51RB2單片機的實驗箱設計與開發
21IC電子網 (0)0 引言單片機,是嵌入式處理器的一大類(另外還有DSP、FPGA等),具有高度集成、體積小、功耗低、降低成本等諸多優點。隨著單片機技術的不斷發展,單片機在微機控制領域占據著重要地位,由于其具有體積小、可靠性好、易擴展、控制功能強、使用方便等優點,在智能儀表、工業測控、計算機網絡與通信設備、日常生活及家用電器等方面都得到了廣泛的應用[1~2].單片機已廣泛應用于工業控制、智能家用電器、通訊、醫療和**等眾多領域,社會對掌握單片機技術的應用型人才的需求越來越大[3].本設計的實驗箱采用了數字邏輯,單片機原理,電路基礎,動態數碼管掃描等各個方面的理論依據。單片機原理是一種在線式實時控制計算機,在線式就是現場控制,需要的是有較強的抗干擾能力,較低的成本,單片機依靠程序運行,并且可以修改。單片機通過編寫的程序可以實現高智能,高效率,以及高可靠性。1 設計概述及目的本設計是制作一個實驗箱,并對其進行實驗和軟件程序設計。實驗箱中包括MCU、基礎外設和擴展外設。從國內同行業情況來看,單片機實驗箱沒有高精度集成,但是本次設計的實驗箱基本做到了高集成、高效率,以及可靠性等。系統的設計過程,首先要了解實驗箱
設計應用
230一種因光纖漂移引起SERDESFIFO溢出的解決方案
TI (0)
摘要分布式基站系統中,RRU 通常會通過光纖拉遠實現與 BBU 的遠程互聯。由于光纖自身的特性,傳輸過程中必然會引入抖動和漂移;尤其是漂移,因其低頻特性,并且難于濾除,在SERDES 的 FIFO 深度不夠的情況下有可能會造成 FIFO 的溢出。本文首先會對這個問題進行一般性地分析,在此基礎上我們將以德州儀器公司 10G SERDES 器件 TLK10002 為例,提出一個新的解決方案,即采用雙時鐘模式提供 SERDES系統時鐘,并且探討了這種模式的具體實現方式。同時,為了驗證雙時鐘方案的可行性,我們搭建了相應的測試平臺,并給出了相應的測試結果。1、 光纖漂移引起的 SERDES FIFO 溢出問題分析1.1 漂移及漂移形成的原因漂移是一個數字信號的有效瞬時在時間上偏離其理想位置的,非累計性的偏離。所謂的“長期的偏離”是指偏離隨時間較慢的變化,通常認為變化頻率低于 10Hz 就屬于較慢的變化。實際數字信號存在的相位噪聲,抖動時相位噪聲的高頻成分,漂移是相位噪聲的低頻成分,工程中以10Hz 來劃分高、低頻。產生這兩種頻率成分的機理有所不同。產生低頻成分,也就是產生漂移的主要原因是傳輸媒質
FPGA學習的一些誤區匯總整理
21IC電子網 (0)1、不熟悉FPGA的內部結構,不了解可編程邏輯器件的基本原理。FPGA為什么是可以編程的?恐怕很多菜鳥不知道,他們也不想知道。因為他們覺得這是無關緊要的。他們潛意識的認為可編程嘛,肯定就是像寫軟件一樣啦。軟件編程的思想根深蒂固,看到Verilog或者VHDL就像看到C語言或者其它軟件編程語言一樣。一條條的讀,一條條的分析。如果這些菜鳥們始終拒絕去了解為什么FPGA是可以編程的,不去了解FPGA的內部結構,要想學會FPGA恐怕是天方夜譚。雖然現在EDA軟件已經非常先進,像寫軟件那樣照貓畫虎也能綜合出點東西,但也許只有天知道EDA軟件*后綜合出來的到底是什么。也許點個燈,跑個馬還行。這樣就是為什么很多菜鳥學了N久以后依然是一個菜鳥的原因。那么FPGA為什么是可以“編程”的呢?首先來了解一下什么叫“程”。其實“程”只不過是一堆具有一定含義的01編碼而已。編程,其實就是編寫這些01編碼。只不過我們現在有了很多開發工具,通常都不是直接編寫這些01編碼,而是以**語言的形式來編寫,*后由開發工具轉換為這種01編碼而已。對于軟件編程而言,處理器會有一個專門的譯碼電路逐條把這些01編碼翻譯為各種控制信
如何調試新設計的PCB電路板
21IC電子網 (0)對于剛拿回來的新PCB板,我們首先要大概觀察一下,板上是否存在問題,例如是否有明顯的裂痕,有無短路、開路等現象。如果有必要的話,可以檢查一下電源跟地線之間的電阻是否足夠大。然后就是安裝元件了。相互獨立的模塊,如果您沒有把握保證它們工作正常時,*好不要全部都裝上,而是一部分一部分的裝上(對于比較小的電路,可以一次全部裝上),這樣容易確定故障范圍,免得到時遇到問題時,無從下手。一般來說,可以把電源部分先裝好,然后就上電檢測電源輸出電壓是否正常。如果在上電時您沒有太大的把握(即使有很大的把握,也建議您加上一個保險絲,以防萬一),可考慮使用帶限流功能的可調穩壓電源。先預設好過流保護電流,然后將穩壓電電源的電壓值慢慢往上調,并監測輸入電流、輸入電壓以及輸出電壓。如果往上調的過程中,沒有出現過流保護等問題,且輸出電壓也達到了正常,則說明電源部分OK.反之,則要斷開電源,尋找故障點,并重復上述步驟,直到電源正常為止。接下來逐漸安裝其它模塊,每安裝好一個模塊,就上電測試一下,上電時也是按照上面的步驟,以避免因為設計錯誤或/和安裝錯誤而導致過流而燒壞元件。尋找故障的辦法一般有下面幾種:①測量電壓法。首先
PCB工程師需要注意層疊設計
21IC電子網 (0)較多的PCB工程師,他們經常畫電腦主板,對Allegro等**的工具非常的熟練,但是,非常可惜的是,他們居然很少知道如何進行阻抗控制,如何使用工具進行信號完整性分析。如何使用IBIS模型我覺得真正的PCB高手應該還是信號完整性專家,而不僅僅停留在連連線,過過孔的基礎上對布通一塊板子容易,布好一塊好難。小資料對于電源、地的層數以及信號層數確定后,它們之間的相對排布位置是每一個PCB工程師都不能回避的話題;單板層的排布一般原則:元件面下面(**層)為地平面,提供器件屏蔽層以及為頂層布線提供參考平面;所有信號層盡可能與地平面相鄰;盡量避免兩信號層直接相鄰;主電源盡可能與其對應地相鄰;兼顧層壓結構對稱。對于母板的層排布,現有母板很難控制平行長距離布線,對于板級工作頻率在50MHZ以上的(50MHZ以下的情況可參照,適當放寬),建議排布原則:元件面、焊接面為完整的地平面(屏蔽);無相鄰平行布線層;所有信號層盡可能與地平面相鄰;關鍵信號與地層相鄰,不跨分割區。注:具體PCB的層的設置時,要對以上原則進行靈活掌握,在領會以上原則的基礎上,根據實際單板的需求,如:是否需要一關鍵布線層、電源、地平面的分
設計應用
231華為XPON智能配電解決方案
21IC電子網 (0)智能電網(Smart Power Grids)已成為世界電網體系技術革新的*新動向,是改變未來電力系統面貌的發展新模式。我國也高度關注智能電網發展,國網“十二五”期間將投資 2860億元建設智能電網,重點提升骨干傳輸網承載能力和可靠性,加強和加快10千伏通信接入網建設。至2015年底,要求城市10千伏配電站點通信總覆蓋率達到52%,其中光纖通信覆蓋率達30%;農網10千伏配電站點通信總覆蓋率達到12%,其中光纖通信覆蓋率6%。由此可見,智能配網通信系統將成為整個智能電網建設的關鍵環節。智能配電網建設迫在眉睫國家電網公司總經理劉振亞在與美國能源部長朱棣文的會談中說道: “統一堅強智能電網建設是以特高壓電網為骨干網架,各級電網協調發展,具有信息化、自動化、互動化特征的統一堅強智能電網”。中國處于經濟快速發展時期,對電力的需求與日俱增,供電壓力十分巨大;從長遠來看,智能電網是滿足用戶多樣化需求,提升電網增值服務與互動能力的友好途徑。如隨著智能樓宇、電動汽車、智能監控、智慧城市等快速發展,用戶對電網的供電可靠性,電能質量、用電服務等更為關注。由于配電網絡直接面向客戶,具有布網復雜、故障率高等特

LTE發機ACLR性能的測量技術
21IC電子網 (0)現代無線服務提供商正致力于不斷擴大帶寬,為更多用戶提供互聯網協議(IP)服務。長期演進技術(LTE)是對當前部署的 3GPP 網絡進行增強并創造更多更重要應用的新一代蜂窩技術。LTE 的體系結構復雜同時還在不斷演進當中,這為網絡和用戶設備的設計與測試帶來了新的挑戰。其中,在空中接口上的一個關鍵挑戰就是如何在信號傳輸過程中進行功率管理。在 LTE 等數字通信系統中,發射信號泄漏到鄰近信道的功率可能會對鄰近信道中的信號傳輸產生干擾,進而影響系統性能。相鄰信道泄漏功率比(ACLR)測試可以驗證系統發射機的工作性能是否符合規定的限制。鑒于 LTE 技術的復雜性,快速和**地執行這種關鍵測試對于測試人員來說充滿挑戰性。裝有 LTE 特定信號生成軟件的信號發生器、裝有 LTE 特定測量軟件的現代化信號分析儀,以及針對該分析儀優化的方法,可以幫助測試人員戰勝這一挑戰。了解 ACLR 測試要求ACLR 是 LTE 射頻發射機一致性測試中的一個重要的發射機特性。這些測試的目的是驗證被測件是否達到了基站(eNB)和用戶設備(UE)中的*低要求。大部分針對帶外發射的 LTE 一致性測試在定義和目的上與針對
核電投產對區域電網電量平衡的影響
21IC電子網 (0)按照規劃,從2013年起福建每年將有超過200萬千瓦的核電機組陸續投入運行,到2015年福建將有6臺共654萬千瓦核電機組陸續并網發電、并形成年500億千瓦時的電力供給能力。福建電網電源結構將由煤電、水電為主向煤電、核電、水電并重轉變;加上“十二五”期間國家電網通過特高壓線路輸送的250萬~300萬千瓦西部水電,福建燃煤電廠面臨強大的“供給沖擊”,面臨生存與發展的壓力,需要統籌解決三方面的問題:——市場問題。在市場沒有能力完全消納核電新增電量的情況下,燃煤機組的發電小時數將受到擠壓;若遇到豐水年,燃煤機組將面臨生存壓力。需要提升電網輸配能力、擴大省內外市場,消納電力產能。——調峰問題。在核電帶基荷條件下,以燃氣機組啟停調峰、燃煤機組深度調峰為主力的調峰電源將無法滿足電網調峰需求;加上風電、太陽能發電的快速發展,電網調峰面臨挑戰。需要建設以抽水蓄能電站為主力的調峰電源,提升電網調峰能力。——調度問題。在煤電作為電網主力電源短期內無法改變條件下,煤電不能因為核電而潰不成軍,需要一個相對穩定的、可預期的生存與發展空間。截至2012年底,福建電力總裝機3877萬千瓦,其中水電1138萬千瓦、火